WNT 1975 r, str 300, stan bdb-/ db+ (przykurzona, pieczątka własnościowa) W książce omówiono typowe układy cyfrowe, takie jak: komutatory, rejestry, pamięci, liczniki, dzielniki częstotliwości, sumatory — zbudowane w technice TTL. Przedstawiono zarówno układy zbudowane z elementów małej skali integracji (SSI) jak i bloki funkcjonalne średniej skali integracji (MSI). Pokazano sposób korzystania z powyższych bloków oraz szereg przykładowych rozwiązań większych urządzeń cyfrowych. Książka jest przeznaczona dla inżynierów, projektujących cyfrowe układy automatyki; może być również przydatna dla studentów wyższych szkół technicznych. 1. Wprowadzenie 2. Elementy i układy cyfrowe 2.1. Podstawowe techniki realizacyjne . 2.1.1. Zasadnicze parametry elementów logicznych 2.1.2. Technika DTL 2.1.3. Technika DZTL 2.1.4. Technika TTL 2.1.5. Technika ECL 2.1.6. Technika MOS 2.1.7. Porównanie technik realizacyjnych 2.2. Elementy kombinacyjne TTL 2.2.1. Elementy NAND i AND 2.2.2. Elementy AND-NOR i NOR 2.2.3. Elementy NAND z otwartym kolektorem. Suma (iloczyn) galwaniczna 2.2.4. Realizacja funkcji przełączających przy użyciu elementów kombinacyjnych 2.3. Przerzutniki TTL 2.3.1. Rodzaje przerzutników 2.3.2. Przerzutnik JK dwutaktowy 2.3.3. Przerzutnik typu D wyzwalany zboczem 2.3.4. Problem synchronizacji. Przerzutnik dwutaktowy ze stro-bowaniem wejścia 2.3.5. Inne typy przerzutników 2.3.6. Podsumowanie 2.4. Układy pośredniczące 2.4.1. Dyskryminatory 2.4.2. Układy adaptujące inne sygnały napięciowe 2.4.3. Wzmacniacze mocy 2.4.4. Wzmacniacze napięcia 2.5. Elementy i układy czasowe 2.5.1. Przerzutnik monostabilny 2.5.2. Generator przebiegu prostokątnego 2.5.3. Układy opóźniające 2.5.4. Układy różniczkujące 2.6. Układy pomocnicze 2.6.1. Wejścia stykowe 2.6.2. Układy synchronizujące 3. Bloki funkcjonalne 3.1. Bloki komutacyjne 3.1.1. Wiadomości wstępne 3.1.2. Dekodery proste 3.1.3. Dekodery wielopoziomowe 3.1.4. Demultipleksery 3.1.5. Multipleksery 3.1.6. Kodery proste 3.1.7. Kodery priorytetowe 3.1.8. Konwertery kodów 3.2. Rejestry i pamięci 3.2.1. Wiadomości wstępne 3.2.2. Wpisywanie równoległe informacji do rejestru 3.2.2.1. Wpisywanie asynchroniczne 3.2.2.2. Wpisywanie synchroniczne 3.2.3. Rejestry przesuwające z elementów SSI 3.2.4. Rejestry przesuwające MSI 3.2.5. Pamięci o dostępie swobodnym (RAM) 3.2.6. Pamięci asocjacyjne (CAM) 3.2.7. Pamięci stałe (ROM) 3.3. Liczniki 3.3.1. Podział liczników i ich parametry 3.3.2. Liczniki dwójkowe szeregowe 3.3.3. Liczniki dwójkowe równoległe 3.3.4. Wpisywanie równoległe informacji do liczników 3.3.5. Liczniki dziesiętne (dekady) 3.3.6. Liczniki o innej pojemności 3.3.7. Liczniki rewersyjne 3.3.8. Liczniki asynchroniczne MSI 3.3.9. Liczniki synchroniczne MSI 3.3.10. Liczniki rewersyjne MSI 3.4. Liczniki specjalne 3.4.1. Liczniki ze sprzężeniem zwrotnym 3.4.1.1. Wiadomości wstępne 3.4.1.2. Liczniki asynchroniczne ze sprzężeniem zwrotnym 3.4.1.3. Liczniki synchroniczne ze sprzężeniem zwrotnym 3.4.2. Rejestry liczące 3.4.2.1. Wprowadzenie 3.4.2.2. Liczniki pierścieniowe 3.4.2.3. Liczniki pseudopierścieniowe (Johnsona) 3.4.2.4. Rejestry liniowe 3.4.2.5. Inne układy 3.4.3. Dzielniki częstotliwości 3.4.3.1. Dzielniki częstotliwości o stałym współczynniku podziału 3.4.3.2. Dzielniki nastawiane (programowane) 3.4.3.3. Podzielniki 3.5. Bloki arytmetyczne 3.5.1. Podział bloków arytmetycznych 3.5.2. Sumator kaskadowy 3.5.2.1. Sumator 1-bitowy 3.5.2.2. Sumator wielobitowy 3.5.2.3. Sumatory MSI 3.5.3. Sumtor równoległy 3.5.4. Wykonywanie operacji logicznych za pomocą sumatora 3.5.5. Sumatory dziesiętne 3.5.6. Komparatory 3.5.6.1. Komparator szeregowy 3.5.6.2. Komparator kaskadowy 3.5.6.3. Komparator równoległy 3.5.7. Sumator akumulujący 3.5.8. Wytwarzanie uzupełnienia 4. Przykłady zespołów cyfrowych 4.1. Wiadomości wstępne 4.1.1. Zestawienie bloków funkcjonalnych 4.1.2. Sposoby przedstawiania informacji w urządzeniach cyfrowych 4.1.3. Struktury układów cyfrowych 4.2. Realizacje zastępcze bloków funkcjonalnych 4.2.1. Realizacja funkcji przełączających za pomocą bloków komutacyjnych 4.2.2. Realizacje rejestrów 4.2.3. Realizacja pamięci o dostępie swobodnym (RAM) 4.2.4. Realizacje liczników rewersyjnych 4.2.5. Realizacje komparatora 4.2.6. Realizacje podzielnika 4.3. Układy pomocnicze 4.3.1. Układ wykrywania kierunku ruchu 4.3.2. Układ antykoincydencyjny 4.3.3. Układ detekcji ciągu 4.4. Układy czasowe i generatory ciągów . 4.4.1. Układy opóźniające z licznikami 4.4.2. Generator serii impulsów 4.4.3. Generatory ciągów zero-jedynkowych 4.4.4. Generator ciągu pseudoprzypadkowego 4.5. Przetwarzanie dwójkowo-dziesiętne i dziesiętno-dwójkowe 4.5.1. Wprowadzenie 4.5.2. Przetworniki licznikowe 4.5.3. Przetworniki szeregowe 4.5.4. Przetworniki kombinacyjne zbudowane z sumatorów 4.5.5. Przetworniki kombinacyjne z pamięcią stałą 4.6. Przetwarzanie postaci informacji 4.6.1. Przetwarzanie z postaci równoległej na szeregową i odwrotnie 4.6.2. Przetworniki liczby na wypełnienie (PDM) 4.6.3. Przetwornik impulsowo-fazowy 4.7. Wprowadzanie i wyprowadzanie informacji cyfrowej 4.7.1. Kodery sekwencyjne . 4.7.2. Sterowanie wskaźników cyfrowych 4.7.3. Model monitora ekranowego 4.7.4. Wprowadzanie informacji z klawiatury do pamięci szeregowej 4.8. Operacje arytmetyczne . 4.8.1. Sposoby przedstawiania liczb ujemnych 4.8.2. Wykonywanie operacji arytmetycznych za pomocą liczników . 4.8.3. Układy mnożące 4.8.4. Generacja funkcji za pomocą podzielników 4.8.5. Interpolatory 4.9. Układy sterowania 4.9.1. Rozdzielacze 4.9.2. Układy sterowania z pamięcią stałą Wykaz literatury
|